ARM知識(shí)分享-i.MX6Q GPIO復(fù)用修改方法

原創(chuàng) 2017-09-21 14:40:00 ARM i.MX6Q GPIO復(fù)用

平臺(tái):OKMX6Q-S2

系統(tǒng):Linux

內(nèi)核版本:Linux-3.0.35

 

 i.MX6Q GPIO復(fù)用修改方法,驗(yàn)證平臺(tái)為飛凌嵌入式OKMX6Q-S2開發(fā)板,基于ARM Corte-A9 架構(gòu),i.MX6Q四核處理器,其它平臺(tái)可參考使用。本次修改將原SD卡功能占用的部分引腳釋放,復(fù)用為GPIO。具體的GPIO號(hào)需要參考i.MX6 CPU手冊(cè)(IMX6DQRM.pdf)的第四章,Chapter 4 External Signals and Pin Multiplexing。

i.MX6 CPU手冊(cè)路徑:飛凌嵌入式OKMX6Q-S2、OKMX6DL-S2用戶資料(A)/硬件/Datasheet/i.MX6/IMX6DQRM.pdf

 

1、修改流程

修改文件arch/arm/mach-mx6/board-mx6q_sabresd.h,在其中增加如下定義:

        /*GPIO*/

       MX6Q_PAD_SD3_CLK__GPIO_7_3,

       MX6Q_PAD_SD3_CMD__GPIO_7_2,

       MX6Q_PAD_SD3_DAT2__GPIO_7_6,

       MX6Q_PAD_SD3_DAT3__GPIO_7_7,

       MX6Q_PAD_SD3_DAT4__GPIO_7_1,

       MX6Q_PAD_SD3_DAT5__GPIO_7_0,

       MX6Q_PAD_SD3_DAT6__GPIO_6_18,

       MX6Q_PAD_SD3_DAT7__GPIO_6_17,

       MX6Q_PAD_NANDF_D1__GPIO_2_1,

       MX6Q_PAD_NANDF_D0__GPIO_2_0,

將原來的SD卡的功能注釋掉

/* USDHC3 */

/*      MX6Q_PAD_SD3_CLK__USDHC3_CLK_50MHZ,

        MX6Q_PAD_SD3_CMD__USDHC3_CMD_50MHZ,

        MX6Q_PAD_SD3_DAT0__USDHC3_DAT0_50MHZ,

        MX6Q_PAD_SD3_DAT1__USDHC3_DAT1_50MHZ,

        MX6Q_PAD_SD3_DAT2__USDHC3_DAT2_50MHZ,

        MX6Q_PAD_SD3_DAT3__USDHC3_DAT3_50MHZ,

        MX6Q_PAD_SD3_DAT4__USDHC3_DAT4_50MHZ,

        MX6Q_PAD_SD3_DAT5__USDHC3_DAT5_50MHZ,

        MX6Q_PAD_SD3_DAT6__USDHC3_DAT6_50MHZ,

        MX6Q_PAD_SD3_DAT7__USDHC3_DAT7_50MHZ,

        MX6Q_PAD_NANDF_D0__GPIO_2_0,         

        MX6Q_PAD_NANDF_D1__GPIO_2_1,            */

 

注:Linux-3.0.35版本的內(nèi)核將引腳功能定義在arch/arm/plat-mxc/include/mach/iomux-mx6q.h文件中,其中對(duì)每個(gè)引腳的全部復(fù)用功能進(jìn)行了定義,有興趣可以看一下。

 

2、測(cè)試

GPIO

球號(hào)      定義                                               GPIO號(hào)

89        MX6Q_PAD_SD3_CLK__GPIO_7_3        195

91        MX6Q_PAD_SD3_CMD__GPIO_7_2        194

94        MX6Q_PAD_SD3_DAT2__GPIO_7_6       198

93        MX6Q_PAD_SD3_DAT3__GPIO_7_7       199

92        MX6Q_PAD_SD3_DAT4__GPIO_7_1       193

90        MX6Q_PAD_SD3_DAT5__GPIO_7_0       192

88        MX6Q_PAD_SD3_DAT6__GPIO_6_18      178

87        MX6Q_PAD_SD3_DAT7__GPIO_6_17      177

83        MX6Q_PAD_NANDF_D1__GPIO_2_1       33

84        MX6Q_PAD_NANDF_D0__GPIO_2_0       32

GPIO_M_N到GPIOX的算法,GPIOX=(M-1)*32+N,例如 GPIO_4_28=(4-1)*32+28=124

 

測(cè)試命令

echo 33 > /sys/class/gpio/export

echo out > /sys/class/gpio/gpio33/direction

echo 1 > /sys/class/gpio/gpio33/value

cat /sys/class/gpio/gpio33/value


相關(guān)產(chǎn)品 >

  • FETMX6Q-C核心板

    i.MX6Q核心板板層出不窮,要如何選擇?飛凌解讀i.mx6Q芯片強(qiáng)性能為您推薦四核A9架構(gòu)的i.MX6Q產(chǎn)品精選,包含iMX6Q 核心板、i.MX6Q 核心板、iMX6Q工業(yè)級(jí)核心板,歡迎采購(gòu)。  i.MX6Q核心板基于NXP(原Freescale)Cortex-A9架構(gòu)的i.MX6Q四核處理器設(shè)計(jì),核心板小尺寸核心板搭配獨(dú)特的薄款連接器,讓設(shè)計(jì)隨心所欲!

    了解詳情
    FETMX6Q-C核心板
  • OKMX6Q-C開發(fā)板

    雙千兆飛凌嵌入式iMX6Q開發(fā)板,板對(duì)板連接器,纖薄之際,次底板支持iMX6Q和iMX6DL核心板。i.MX6Q開發(fā)板與i.MX6DL開發(fā)板資源豐富,原理圖、PCB、軟件資源、硬件資源下載,技術(shù)支持等。歡迎選購(gòu)

    了解詳情
    OKMX6Q-C開發(fā)板
  • FETMX6Q-S核心板

    NXP iMX6Quad系列具有四個(gè)內(nèi)核,運(yùn)行頻率達(dá)1.2 GHz,帶有1 MB L2緩存和64位DDR3或2通道、32位LPDDR2支持。飛凌提供商業(yè)級(jí)iMX6Q核心板,工業(yè)級(jí)iMX6Q核心板,兼容一同底板。具有抗震,抗氧化,抗干擾,更快速升級(jí)產(chǎn)品等優(yōu)勢(shì)。保定飛凌嵌入式專注imx6,imx6開發(fā)板,飛思卡爾imx6等ARM嵌入式核心控制系統(tǒng)研發(fā)、設(shè)計(jì)和生產(chǎn),是imx6,imx6開發(fā)板,飛思卡爾imx6提供者,imx6系列產(chǎn)品現(xiàn)已暢銷全國(guó),歡迎咨詢!
    了解詳情
    FETMX6Q-S核心板
  • OKMX6Q-S3開發(fā)板

    飛凌嵌入式提供iMX6Q開發(fā)板,iMX6解決方案,iMX6Q核心板,i.MX6Q開發(fā)板解決方案。iMX6Q穩(wěn)定、快速、性價(jià)比高,歡迎選購(gòu) NXP iMX6系列芯片全支持,升級(jí)簡(jiǎn)配無憂替換。 了解詳情
    OKMX6Q-S3開發(fā)板

推薦閱讀 換一批 換一批